Laporan Akhir 1

Modul 2 Percobaan 1






1. Jurnal[Kembali]


2. Alat dan bahan[Kembali]

    A. Alat dan Bahan (Modul De Lorenzo)
        
        1. Jumper


            2. Panel DL 2203D 
            3. Panel DL 2203C 
            4. Panel DL 2203S

      
    B. Alat dan Bahan (Proteus)

        1. IC 74LS112 (JK filp flop)




        2. IC 7474 (D Flip Flop)



           3. Power DC



           4. Switch (SW-SPDT)


          5.  Logicprobe atau LED


3. Rangkaian Simulasi[Kembali]

    a). Rangkaian Pada Modul d Lorenzo


    b). Rangkaian Pada Proteus




4. Prinsip Kerja[Kembali]
⇉ 

Pada rangkaian JK  flip flop dapat dilihat ada beberapa inputan,dimana untuk inputan utamanya yaitu RS JK dan clock. disini jika dari inputan RS nya ada salah satunya bekerja maka kita memamkai RS flifop dan iputan yang lainnya diabaikan sehingga untuk tabel kebenarannya kita memakai tabel kebenran RS fliflop. jika inputna RS nya mati makakita baru melihat apa saja inputannya pada JK flipflop. disini kita memakai table kebenrana JK flipflop sehingga untuk outputnya merupakan hasil dari inputannya. untuk perubahhnya disini kana berubah sesuai dengan clock pada inputan dari B3.

Selanjutnya pada D Flipflop dimana D flipflop sendiri meruakan inputan dari rangkaian, disini D dlipflop memiliki satu inputan D dan 2 lainnya merupakan RS sehingga jika salah satu RS ny aktif maka inutnan D ny diabaikan dan tabel kebenarannya sesuai dengan RS flip flop. jika RS nya mati maka untuk tabel kebenaran outputnya memakai D flip flop


5. Video Percobaan[Kembali]



6. Analisia [Kembali]
1) Bagaimana jika B0 dan B1 sama- sama diberi logika 0, apa yang terjadi pada rangakaian?
 Jawab :
Untuk B0 dan B1 sendiri itu sumber tegangan yang terhubung ke rangkaian J-K flip flop. Prinsip dari J-K flip flop adalah perubahan output akan terjadi apabila clock terhubung. Namun itu juga bergantung pada inputan R-S maka apabila diberik logika 0 outputnya akan berlogika 1 di Q dan Q'. Clcok tidak akan bisa mengubah hasil outputnya jika R-S nya bernilai 0
    
2) Bagaimana jika B3 diputuskan/tidak dihubungkan pada rangkaian, apa yang terjadi pada rangkaian?
Jawab :
B3 sendiri itu merupakan input yang terhubung ke clock J-K flip flop. Jika diputuskan itu akan bergantung pada inputan R-S. Apabila input R-S sama-sama high atau low maka outputnya akan bergantung pada inputan R-S itu sendiri. Dan sama halnya ketika R-S berbeda.
 

3) Jelaskan apa yang dimaksud dengan ondisi toggle, not change dan kondisi terlarang pada Flip - Flop?
Jawab :
Toggle : Kondisi dimana nilai output akan selalu berubah-ubah apabila clock pada rangkaian diganti-ganti
- Not change : Kondisi yang terdapat R-S flip flop dan J-K flip flop apabila nilai input sama-sama bernilai 0 maka tidak akan terjadi perubahan output
- Kondisi terlarang : Kondisi apabila input pada rangkaian bernilai 1 akan menghasilkan output 1. Hal ini sebenarnya tidak masalah namun apabila dipakai secara terus menerus dapat merusak alat

7. Download[Kembali]








Tidak ada komentar:

Posting Komentar

  BAHAN PRESENTASI MATA KULIAH ELEKTRONIKA 2021 OLEH : Nama : Zendri Ervan NIM : 2010953026 Dosen Pengampu : Dr. Darwison, MT Referensi : a....