Laporan 1 Modul 4 Percobaan 1


Laporan Akhir 1

Modul 4 Percobaan 1






1. Jurnal[Kembali]





2. Alat dan bahan[Kembali]

    A. Alat dan Bahan (Modul De Lorenzo)
        
        1. Jumper


            2. Panel DL 2203D 
            3. Panel DL 2203C 
            4. Panel DL 2203S

      
    B. Alat dan Bahan (Proteus)

       a. IC 74LS90



Gambar 3. IC 74LS90

b. IC 7493

Gambar 4. IC 7493





b. Power DC

Gambar 4. Power DC

c. Switch (SW-SPDT)

Gambar 5. Switch


d. Logicprobe atau LED


3. Rangkaian Simulasi[Kembali]

    a). Rangkaian Pada Modul d Lorenzo



    b). Rangkaian Pada Proteus







4. Prinsip Kerja[Kembali]
⇉ Pada rangkaian percobaan 1 ini menggunakan inputan switch spdt sebanyak 7 buah, 4 buah IC 74111 sebagai J-K Flip Flop, 1 buah gerbang NOT, 1 buah gerbang AND, 4 buah LED dengan 4 buah resistor, 1 buah IC 74LS47, dan 1 buah Seven Segment common katoda. Pada SW-1 hingga SW-4 dihubungkan ke kaki S pada masing-masing J-K Flip-Flop, lalu SW-5 dihubungkan ke kaki Clock, SW-6 dihubungkan ke kaki J dan K, SW-7 dihubungkan ke kaki R. Pada J-K Flip-Flopnya sendiri, pada Flip-flop paling kiri merupakan MSB karena berdekatan dengan inputan, lalu Flip-flop paling kanan merupakan LSB.
Pada kaki R dan S jika diberi inputan 1 maka bersifat terlarang, sehingga kaki J dan K yang mempengaruhi Flip-flopnya. Karena menggunakan Clock, maka SW-6 akan menentukan output pada rangkaian. Output pada Flip-flop 1 akan menjadi input pada flip-flop kedua, dan seterusnya. Ini merupakan bagian dari SISO (Serial In Serial Out), sehingga terjadi pergeseran data secara seri (tidak sekaligus). Bisa dilihat pada rangkaian jika diaktifkan mula-mula LED pertama akan hidup, lalu LED kedua hidup, LED ketiga hidup, dan terakhir LED keempat juga akan hidup. Ini terjadi pada clock 1,3 7, 8. Ini membuktikan prinsip kerja dari shift register yang mana terjadi pergeseran data secara berangsur-angsur dan bersifat sementara. Lalu jika SW-6 diubah menjadi 0 maka terlihat LED pertama akan mati, lalu kedua, dan seterusnya. Ini menandakan data telah dikeluarkan secara berangsur-angsur.

5. Video Percobaan[Kembali]







6. Analisia [Kembali]

a) Analisa output yang dihasilkan tiap-tiap kondisi
  • Kondisi 1 (B3-B6 = 0, B0,B2 = 1, B1 = X)
Pada kondisi ini, B3-B6 terhubung pada aktif low pada JK Flip-Flop yang diatur dengan logika 0, lalu input B0 dan B2 berlogika 1 dan B1 bersifat don't care. Ketika diaktifkan terlihat output pada LED akan aktif secara bergantian dari kanan ke kiri. Ini merupakan bagian dari Shift Register SISO yaitu data input yang masuk bergantian dan keluar juga bergantian

  • Kondisi 2 (B3-B6 = 0, B1 = X, B0 = 1, B2 = 

Pada kondisi ini, switch B3-B6 diatur pada input logika 0, lalu B0 diatur logika 1, lalu untuk B1 don't care dan B2 diatur pada aktif low (Pada kondisi fall time). Sehingga pada output terlihat LED hidup satu persatu dari kanan ke kiri lalu ketika B2 diatur pada logika 0 maka data akan berhenti dan menandakan data telah keluar. Ini menandakan bagian dari Shift Register SIPO yaitu data masuk secara bergantian dan keluar secara bersama-sama.

  • Kondisi 3 (B3-B6 = X, B1 = 0, B1 B2 = 1) 

Pada kondisi ini, B3-B6 diatur secara bebas (don't care), lalu B1 diatur logika 0, dan B1 B2 diatur logika 1, maka didapatkan output yang aktif secara bersamaan dan kemudian mati secara bergantian dari kanan ke kiri. Ini merupakan bagian dari Shift Register PISO, yaitu data masuk secara bersamaan dan keluar secara bergantian.

  • Kondisi 4 (B3-B6 = X, B0 = 1, B1 B2 = 0)

Pada kondisi, B3-B6 diatur secara bebas (don't care), lalu B0 diatur logika 1, dan B1 B2 diatur logika 0, maka didapatkan output pada LED aktif secara bersamaan dan kemudian mati juga secara bersamaan. Ini merupakan bagian dari Shift Register PIPO yaitu data yang masuk secara bersamaan dan juga keluar secara bersamaan.

b) Jika gerbang AND pada rangkaian di hapus, sumber clock dihubungkan langsung ke flip-flop bandingkan output yang didapatkan.

Pada percobaan yang dilakukan jika gerbang AND dihapus maka clock akan langsung terhubung ke flip-flop maka output akan berbeda sehingga B2 tidak berfungsi untuk mengatur clock lalu output akan terus berubah-ubah tanpa harus oleh switch.

7. Download[Kembali]







Tidak ada komentar:

Posting Komentar

  BAHAN PRESENTASI MATA KULIAH ELEKTRONIKA 2021 OLEH : Nama : Zendri Ervan NIM : 2010953026 Dosen Pengampu : Dr. Darwison, MT Referensi : a....